![]() |
加州圣(sheng)馬(ma)特奧2018年6月26日(ri)電(dian) /美通(tong)社/ -- 世(shi)界領先的商(shang)業RISC-V處理器(qi)IP提供商(shang)今天宣(xuan)布推(tui)出其(qi)為(wei)嵌入式設(she)備使用(yong)設(she)計的可(ke)配置的小面(mian)積、低功耗微(wei)(wei)控(kong)制器(qi)(MCU)核心(xin)E2 Core IP系(xi)列(lie)。E2系(xi)列(lie)通(tong)過兩個新的標(biao)準(zhun)核心(xin)擴展了SiFive的產品系(xi)列(lie),分(fen)別是(shi)為(wei)微(wei)(wei)控(kong)制器(qi)、傳感器(qi)融合、minion核心(xin)和(he)智(zhi)能物(wu)聯(lian)網(wang)(wang)市(shi)場提供主流性能的E21以(yi)及為(wei)微(wei)(wei)控(kong)制器(qi)、物(wu)聯(lian)網(wang)(wang)、模擬混合信號和(he)有限狀態(tai)機應用(yong)而設(she)計的較節能的SiFive標(biao)準(zhun)核心(xin)E20。此(ci)外,該公司還宣(xuan)布改進其(qi)現有的標(biao)準(zhun)E3和(he)E5核心(xin)IP系(xi)列(lie)。
SiFive E20和E21針(zhen)對那些需要極低(di)成(cheng)(cheng)本、低(di)功耗計算,但能(neng)(neng)夠從RISC-V軟(ruan)件(jian)生(sheng)態系(xi)(xi)統(tong)內完全集成(cheng)(cheng)中(zhong)獲益的(de)市場(chang)(chang)而(er)設(she)計。完全兼(jian)容(rong)與其他(ta)高性能(neng)(neng)SiFive核心相同的(de)軟(ruan)件(jian)棧(zhan)、工具、編譯器和生(sheng)態系(xi)(xi)統(tong)廠(chang)商(shang),E2系(xi)(xi)列使這些新(xin)市場(chang)(chang)能(neng)(neng)夠利用自2016年SiFive首次(ci)推出商(shang)業RISC-V核心以來(lai)一(yi)直呈指數(shu)級增長的(de)強大軟(ruan)件(jian)生(sheng)態系(xi)(xi)統(tong)。這兩個(ge)核心都是可完全合成(cheng)(cheng)且經(jing)過驗證的(de)IP軟(ruan)核,可以跨多個(ge)設(she)計節點(dian)進行擴(kuo)展。新(xin)產品系(xi)(xi)列提供(gong)了(le)各種新(xin)功能(neng)(neng),包括完全可配置(zhi)的(de)內存(cun)映射、多個(ge)可配置(zhi)端口(kou)、緊密集成(cheng)(cheng)的(de)內存(cun)(TIM)、快速IO訪問和用于極快中(zhong)斷響應、硬(ying)件(jian)優先級和搶(qiang)占(zhan)優先級的(de)新(xin)CLIC中(zhong)斷控制器。
此外(wai),SiFive使設計(ji)者能夠(gou)根據他們(men)特(te)定的(de)(de)應用需求配(pei)置(zhi)一個SiFive RISC-V Core系(xi)列(lie),能夠(gou)在指定的(de)(de)Core系(xi)列(lie)內微調性(xing)能、微結構特(te)征、面(mian)積密度、內存(cun)子系(xi)統等等。客戶(hu)可(ke)以直接利用經過硅驗(yan)證的(de)(de)標準SiFive Core IP (如E21),也可(ke)以使用它(ta)作(zuo)為自(zi)定義的(de)(de)起點。
SiFive聯合(he)創始人(ren)兼首席技術官Yunsup Lee表示:“SiFive的(de)(de)(de)Core IP是(shi)全球使(shi)用(yong)最廣泛的(de)(de)(de)RISC-V核心的(de)(de)(de)基(ji)礎,不僅風險較低,也是(shi)較便捷的(de)(de)(de)RISC-V路徑。。我們的(de)(de)(de)Core IP系列(lie)利(li)用(yong)RISC-V固有的(de)(de)(de)可升級性,為任何應用(yong)提供一整套可定(ding)制(zhi)的(de)(de)(de)核心——從基(ji)于我們新的(de)(de)(de)E2 Core IP系列(lie)的(de)(de)(de)微(wei)型微(wei)控制(zhi)器到我們先前宣布的(de)(de)(de)支持Linux的(de)(de)(de)多核U Core IP系列(lie)。”
除了(le)宣布新(xin)的(de)E2 Core系(xi)(xi)列之(zhi)(zhi)(zhi)外,SiFive還改進了(le)其E3和E5系(xi)(xi)列,以支持(chi)面向高性(xing)能嵌入式(shi)應用的(de)固有(you)多核(he)(he)心配置。除了(le)多核(he)(he)心支持(chi)之(zhi)(zhi)(zhi)外,E3和E5系(xi)(xi)列還有(you)一個新(xin)改進的(de)乘法(fa)器,使(shi)E31和E51標(biao)準核(he)(he)心能夠(gou)在(zai)仍然使(shi)用開源GCC編譯器的(de)同時(shi)實現超(chao)過3 CoreMarks/MHz。E3和E5系(xi)(xi)列是(shi)如存儲、工業(ye)、調制解調器和網絡等高性(xing)能實時(shi)應用的(de)理想之(zhi)(zhi)(zhi)選。
SiFive將在(zai)(zai)6月27日之前在(zai)(zai)舊金山莫斯克尼會議中心(xin)舉行的(de)Design Automation Conference的(de)RISC-V Foundation 2638展位展示E21。垂詢SiFive的(de) RISC-V Core IP的(de)更多(duo)信(xin)息(xi),包括(kuo)完(wan)整數據表(biao)、規格和應用(yong)說(shuo)明,請訪問。